Cadence 学习笔记

原理图库的管理

元器件的放置和编辑

双击元器件放置,按ESC停止放置(=按右键,endmodule)

原理图连线

快捷键W快速布线(英文输入状态下)

放置Net Alias(网络标号)

网络标号类似局部变量,只能在同一页的原理图中起作用。

快捷键N 快速放置网络标号

放置Off-PageConnector

离页连接符相当于全局变量,在整个工程里面都可以识别到。

放置Port

net alias,port,off-page connector之间的异同点

1、net alias: 网络别名,顾名思义,就是给连接的网络起一个容易记忆,有含义的名字。

2. place port:放置一个端口,人如其名,那就是放置一个端口,用一个网络名字来连接两个端口。

3. place off-page connector: 放置离页的连接符号

如何区别和使用它们,看上图:

net alias:这个是没有独立的符号的,需要放到线上,其使用范围仅仅限于在同一张原理图页面内。place port:这个网络符号要求连接的两个port都具有相同的属性,比如都是input或者ouput,这个符号一般用在层次图设计中,表征是有相同属性的端口。place off-page connector:这个符号用在连接两张不同的原理图的相同网络,在同一张原理图上不能使用,否则报错 。

由此可以简单总结一下:

同一个页面网络连接用net alias,不同页面之间网络连接用place off-page connector,层次图设计用place port,三个不要混用,就不会出错啦。

Bus的使用

放置bus>再放置网络标号>放置busenty>再次放置网络标号

快捷键F4,不断重复上一个操作。快速放置多个

可以先旋转再放置

不同页绘制总线就可以直接添加OFFpageconnector

元器件属性的添加方法

方法1:

方法2:

方法3:

编辑全局的属性的变量

在原理图右击,编辑原件属性

文本的添加的方法 快捷键T

放置网格矩形(可能版本不同,未找到具体操作)

如何查找网络?

即可查看全部工程的网络的内容

原理图的封装处理

绘制完原理图后,原理图的每个器件要和封装对应起来,才能把原理图导入到PCB中里面去

方法1:绘制器件时直接添加封装的属性

方法2:双击器件,修改属性

方法3:右击工程>编辑元件属性>统一修改

原理图DRC检查

原理图差异化对比

和之前16.6的使用这个功能的步骤不一样

网表输出和错误解析

如果没有报错,就会生成网表文件

报错了就需要解决后才能生成网表文件

用记事本打开就可以打开看到报错信息

生成其他的网表

BOM表的输出和打印

junction:节点

polyline:多段线